PLL con PIC 16F628


IL PROGETTO

ATTENZIONE: CONSIGLIO DI PRENDERE IN ESAME VERSIONI SUCESSIVE!

SCHEMA ELETTRICO


SCARICA IL PACCHETTO COMPLETO: PLL_PIC.ZIP aggiornato (ora supera il GHz)

Aprile 2003: Aggiornamento del C.S. con CIRCAD comlpeto di stadio di alimentazione con elevatore di tensione per alimentare i varicap.  A

 cura di BRUNO SALVATORE: pic pll.zip

 

Mi è stato riferito da chi ha provato il progetto, che durante la modulazione in FM il VFO è rumoroso. La fonte di questo disturbo è causato dal PIC che interroga continuamente il PLL per leggere il BYTE di stato, in particolare il BIT che segnala l'aggancio e accendere il LED. Per questa applicazione ho modificato il programma eliminando la routine di comunicazione con il PLL. Anche il display e in particolare la tastiera può essere fonte di rumore se i collegamenti sono lunghi e se il tutto non viene schermato. Appena ho un attimo di tempo provedo a modificare la scansione della tastiera, ora in continuo  (anche se ad una frequenza non udibile), attivandola attraverso un interrupt.

SCARICA L'ULTIMA VERSIONE: pll_10.asm FILE HEX: PLL_10.HEX aggiornato (ora supera il GHz)

SCARICA L'ULTIMA VERSIONE: pll_11.asm FILE HEX: PLL_11.HEX aggiornato (ora supera il GHz)

RITORNA ALLA MAIN PAGE